proprjetajiet tal-prodott:
TIP | IDDEskrivi |
kategorija | Ċirkwit Integrat (IC) Inkorporat - Mikrokontrolluri |
manifattur | NXP USA Inc. |
serje | MPC56xx Qorivva |
Pakkett | trej |
l-istatus tal-prodott | fl-istokk |
proċessur tal-qalba | e200z0h |
Speċifikazzjoni tal-kernel | 32-bit qalba waħda |
veloċità | 64MHz |
Konnettività | CANbus,I²C,LIN,SCI,SPI |
Periferali | DMA , POR , PWM , WDT |
Numru ta' I/O | 79 |
Kapaċità tal-ħażna tal-programm | 512KB(512K x 8) |
Tip ta 'memorja tal-programm | flash |
Kapaċità EEPROM | 64K x 8 |
Daqs tar-RAM | 32K x 8 |
Vultaġġ - Provvista tal-Enerġija (Vcc/Vdd) | 3V ~ 5.5V |
konvertitur tad-data | A/D 28x10b |
Tip ta' oxxillatur | intern |
Temperatura operattiva | -40°C ~ 85°C (TA) |
tip ta 'installazzjoni | Tip Muntaġġ tal-wiċċ |
Pakkett/Magħluq | 100-LQFP |
Ippakkjar tal-Apparat tal-Fornitur | 100-LQFP(14x14) |
Numru bażiku tal-prodott | SPC5604 |
Klassifikazzjoni tal-Ambjent u l-Esportazzjoni:
ATTRIBUTI | IDDEskrivi |
Status RoHS | Konformi mal-ispeċifikazzjoni ROHS3 |
Livell ta' Sensittività għall-Umdità (MSL) | 3 (168 siegħa) |
status REACH | Prodotti mhux REACH |
ĦARBA | 3A991A2 |
HTSUS | 8542.31.0001 |
karatteristiċi:
• Ħarġa waħda, kumpless tal-qalba tas-CPU ta' 32 bit (e200z0)
– Konformi mal-Power Architecture® inkorporat
kategorija
– Jinkludi titjib tas-sett ta 'struzzjonijiet li jippermetti
kodifikazzjoni ta' tul varjabbli (VLE) għal footprint tad-daqs tal-kodiċi
tnaqqis.Bl-kodifikazzjoni fakultattiva ta '16-bit imħallat
u istruzzjonijiet 32-bit, huwa possibbli li jinkiseb
tnaqqis sinifikanti fil-footprint tad-daqs tal-kodiċi.
• Sa 512 KB on-chip code flash appoġġjati bil-flash
kontrollur u ECC
• 64 (4 × 16) KB memorja flash tad-data fuq iċ-ċippa b'ECC
• Sa 48 KB on-chip SRAM b'ECC
• Unità ta 'protezzjoni tal-memorja (MPU) bi 8 deskritturi tar-reġjun
u 32-byte reġjun granularità
• Kontrollur tal-interruzzjoni (INTC) b'148 interrupt vectors,
inklużi 16-il sors ta' interruzzjoni esterna u 18 esterni
sorsi ta' interruzzjoni/qawmien
• Frequency modulated phase-locked loop (FMPLL)
• L-arkitettura tal-iswiċċ tal-crossbar għal aċċess konkorrenti għal
periferali, memorja flash, jew RAM minn xarabank multipli
kaptani
• Boot assist module (BAM) jappoġġja flash intern
ipprogrammar permezz ta' konnessjoni serjali (CAN jew SCI)
• Timer jappoġġja kanali input/output li jipprovdu firxa ta '
Qbid ta 'input ta' 16-il bit, paragun tal-output, u wisa 'tal-polz
funzjonijiet ta' modulazzjoni (eMIOS-lite)
• 10-bit konvertitur analogu għal diġitali (ADC)
• 3 moduli serial peripheral interface (DSPI).
• Sa 4 interface ta' komunikazzjoni serjali (LINFlex)
Moduli
• Sa 6 mtejba sħiħa CAN (FlexCAN) moduli bil
buffers konfigurabbli
• 1 inter IC interface ta 'komunikazzjoni (I2C) modulu
• Sa 123 labar ta 'skop ġenerali konfigurabbli li jappoġġjaw
operazzjonijiet ta' input u output (dipendenti mill-pakkett)
• Real Time Counter (RTC) b'sors ta 'arloġġ minn 128 kHz
jew 16 MHz intern oxxillatur RC appoġġ awtonomu
wakeup b'riżoluzzjoni ta '1 ms b'timeout massimu ta' 2
sekondi
• Sa 6 timers ta' interruzzjoni perjodika (PIT) b'counter ta' 32 bit
riżoluzzjoni
• 1 Timer tal-Modulu tas-Sistema (STM)
• Interface ta 'żvilupp Nexus (NDI) għal kull IEEE-ISTO
5001-2003 Class Two Plus standard
• Ittestjar tal-iskannjar tal-konfini tal-apparat/bord appoġġjat b'per
Grupp Konġunt ta' Azzjoni tat-Test (JTAG) ta' IEEE (IEEE 1149.1)
• Regolatur tal-vultaġġ fuq iċ-ċippa (VREG) għar-regolazzjoni ta '
provvista ta' input għal-livelli interni kollha.